Instruction execution circuit

命令実行回路

Abstract

【課題】命令実行回路の消費電力を低減させる。 【解決手段】複数の命令により構成されるプログラムの一部分を記憶する第1記憶素子、及び前記プログラムの他の部分を記憶し前記第1記憶素子よりも消費電力が少ない第2記憶素子を有する記憶回路と、命令のアドレスを前記記憶回路に対して出力し前記アドレスに記憶されている命令を取得して実行するプロセッサと、前記アドレスに記憶されている命令を出力させるためのイネーブル信号を、前記命令を記憶している前記第1記憶素子及び前記第2記憶素子のうちのいずれか一つに対して出力するアドレスデコーダと、を備え、前記プログラムの前記他の部分は前記プロセッサに特定の命令を繰り返し実行させるループ処理が記述された部分であり、前記プログラムの前記一部分は前記ループ処理以外の処理が記述された部分であることを特徴とする命令実行回路。 【選択図】図1
PROBLEM TO BE SOLVED: To reduce power consumption in an instruction execution circuit.SOLUTION: An instruction execution circuit includes: a storage circuit having a first storage element storing part of a program composed of plural instructions and a second storage element storing the other part of the program and consuming less power than the first storage element; a processor for outputting an instruction address to the storage circuit and obtaining and executing an instruction stored at the address; and an address decoder for outputting an enable signal for outputting the instruction stored at the address to any one of the first storage element and the second storage element storing the instructions. The other part of the program is a part written with loop processing for making the processor repeatedly execute a specific instruction, and the part of the program is a part written with processing other than the loop processing.

Claims

Description

Topics

Download Full PDF Version (Non-Commercial Use)

Patent Citations (0)

    Publication numberPublication dateAssigneeTitle

NO-Patent Citations (0)

    Title

Cited By (0)

    Publication numberPublication dateAssigneeTitle